Описание материала:
Сканированное методическое пособие, написанное Винниковым Б.В. и Ершовым С.С., в множестве файлов, формата tif
Учебные материалы: Винников
Учебное пособие к выполнению лабораторных работ
Курсовой проект, команды ADD, PUSH, JMP, OUT
Описание материала:
Пояснительная записка к курсовому проекту по курсу «Архитектура ЭВМ и систем» на тему «Процессор с сокращенным набором команд i86».
Исходные данные к проекту:
- Команды ADD, PUSH, JMP, OUT
- Емкость оперативной памяти – 1Мбайт
- Длина слова оперативной памяти – 2 байт
- Способы адресации – регистровый, нерегистровый
- Предусматривается реализация режима начальной загрузки и обработки системных ситуаций
- Интерфейс процессор — память синхронный
- Элементная база – комплект секционных микропроцессорных БИС К1804
- Критерий проектирования — быстродействие
4) Регистровая память – типовая для ПЭВМ IBM PC
Курсовой проект, команды SUB, XCHG, IN, CALL
Описание материала:
Пояснительная записка к курсовому проекту по курсу «Архитектура ЭВМ и систем» на тему «Процессор с сокращенным набором команд i86».
Исходные данные к проекту
Отчет по лабораторной №1 (2 вариант)
Описание материала:
Отчет по лабораторной работе АрхЭВМ №1, второй вариант на сайте
1.1Микропрограммный автомат с жесткой логикой
1.2Управляющий автомат с жесткой логикой и унитарным кодированием состояний
1.3Управляющий автомат с жесткой логикой на базе распределения сигналов
Курсовая на тему «Процессор с сокращенным набором команд»
Описание материала:
Пояснительная записка к курсовому проекту по дисциплинам «Организация ЭВМ» и «Архитектура ЭВМ», команды XOR, ASL(B). Полностью законченное решение, включающее в себя полный отчёт и все необходимые к нему графические материалы.
Исходные данные к проекту:
- Критерий максимальное быстродействие (при заданных условиях)
Команды проверки разрядов – XOR, ASL(B) из системы команд PDP-11
Способы адресации – все
Емкость ОЗУ определяется разрядностью шины адреса (16).
Длина слова оперативной памяти – 2 байта
Интерфейс процессор-память синхронный
Элементная база – комплект секционных микропроцессорных БИС К1804
Предусматривается реализация режима начальной загрузки и анализ ситуаций с прерываниями (недействительный код операции, неправильный адрес, ошибка четности, трассировка)