Описание материала:
Пояснительная записка к курсовому проекту по курсу «Архитектура ЭВМ и систем» на тему «Процессор с сокращенным набором команд i86».
Исходные данные к проекту
Учебные материалы: Курсовые
Курсовой проект, команды SUB, XCHG, IN, CALL
Курсовая на тему «Процессор с сокращенным набором команд»
Описание материала:
Пояснительная записка к курсовому проекту по дисциплинам «Организация ЭВМ» и «Архитектура ЭВМ», команды XOR, ASL(B). Полностью законченное решение, включающее в себя полный отчёт и все необходимые к нему графические материалы.
Исходные данные к проекту:
- Критерий максимальное быстродействие (при заданных условиях)
Команды проверки разрядов – XOR, ASL(B) из системы команд PDP-11
Способы адресации – все
Емкость ОЗУ определяется разрядностью шины адреса (16).
Длина слова оперативной памяти – 2 байта
Интерфейс процессор-память синхронный
Элементная база – комплект секционных микропроцессорных БИС К1804
Предусматривается реализация режима начальной загрузки и анализ ситуаций с прерываниями (недействительный код операции, неправильный адрес, ошибка четности, трассировка)
Курсовой проект на тему «Процессор с сокращенным набором команд»
Описание материала:
Пояснительная записка к курсовому проекту по «Архитектуре ЭВМ и систем» на тему «Процессор с сокращенным набором команд».
Исходные данные к проекту:
1)Команды: JSR, RTS, SUB (система команд PDP-11);
2)Емкость оперативной памяти – 64Кбайт;
3)Все типы адресации кроме через R7;
4)Предусмотреть режим начальной загрузки и анализ системных ситуаций, которые используются в базовом МП;
5)Интерфейс процессор-память синхронный;
6)Элементная база – комплект секционных микропроцессорных БИС К1804;
7)Критерий проектирования: максимальное быстродействие (в рамках заданной элементной базы).
Курсовая на тему «преобразование в троично-симметричную систему счисления»
Описание материала:
Курсовая работа по «Программированию на языках высокого уровня» на тему «преобразование в троично-симметричную систему счисления». Assembler.